Lectura

Supón que un circuito de memoria es seleccionado con el nivel lógico apropiado en su entrada de selección (CS). El tiempo transcurrido desde la subsecuente aplicación de una dirección en sus entradas de dirección hasta la aparición, a la salida de la memoria, de una copia estable del dato seleccionado, es el tiempo de acceso, tA.

Si existe un valor estable en las entradas de dirección de una memoria ROM y la entrada de selección (Chip Select) se activa para seleccionar la memoria ROM, el retraso entre la activación de las señales de selección (Chip Select) apropiada y la estabilización del dato a la salida es tCO o tiempo de acceso de CS (Chip Select). Los parámetros, tA y tCO, se muestran en el diagrama de tiempos.

En dicho diagrama se muestra la aplicación de las señales de dirección y de selección (Chip Select) al tiempo correcto para que sus efectos a la salida ocurran simultáneamente. El punto de referencia es la aparición de datos válidos a la salida. Como se ve en el diagrama, tCO es generalmente menor que tA. Esto se debe a que la lógica de selección (Chip Select) está conectada directamente a los buffers de salida.

Hay otros tres parámetros en el diagrama de tiempos, dos de ellos son el tiempo de sostenimiento de la salida (output hold time), tOH, y el tiempo que transcurre desde la desactivación de la línea de selección (chip select) hasta que las salidas flotan – tercer estado – (chip deselect to output float time) TDF. Estos parámetros están referidos al instante en que el dato de salida válido pasa a ser un dato inválido o las líneas de datos se ponen a flotar. El tOH indica cuánto tiempo es todavía válido el dato de salida después de que la dirección ha cambiado. El tDF indica el tiempo que permanece válido el dato de salida cuando se ha dejado de seleccionar el circuito de memoria. El tercer parámetro, tiempo del ciclo de lectura (Read Cycle Time), tRC, especifica la velocidad máxima a la cual diferentes localidades de memoria pueden ser leídas sucesivamente.

Fuente: Apuntes de Arquitectura de computadoras de la FCA de la UNAM